English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 8557/14866 (58%)
造訪人次 : 1403122      線上人數 : 2532
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋
    主頁登入上傳說明關於CHUR管理 到手機版


    請使用永久網址來引用或連結此文件: http://chur.chu.edu.tw/handle/987654321/31965


    題名: Routability-Driven Flip-Flop Merging Process for Clock Power Reduction
    作者: 顏金泰
    YAN, JIN-TAI
    貢獻者: 資訊工程學系
    Computer Science & Information Engineering
    關鍵詞: Low-power design;Flip-flop merging;Routability
    日期: 2010
    上傳時間: 2014-06-27 01:40:18 (UTC+8)
    摘要: The concept of merging some 1-bit flip-flops into a multi-bit flip-flop is applied to reduce dynamic clock power and decrease the total flip-flop area in a synchronous design. To acquire these advantages, the design must be guaranteed to satisfy certain p
    顯示於類別:[資訊工程學系] 研討會論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    s_e331_0381.pdf27KbAdobe PDF149檢視/開啟


    在CHUR中所有的資料項目都受到原著作權保護.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋