English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 8557/14866 (58%)
造訪人次 : 1417265      線上人數 : 1680
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋
    主頁登入上傳說明關於CHUR管理 到手機版


    請使用永久網址來引用或連結此文件: http://chur.chu.edu.tw/handle/987654321/37463


    題名: 低溫微波退火應用於高介電薄膜/金屬閘極元件之研究(Study of High-k Metal-Gate by Low Temperature Microwave Annealing)
    作者: 賴瓊惠
    Lai, Chiung-Hui
    貢獻者: 電子工程學系
    Electronics Engineering
    關鍵詞: 金屬閘極;氮化鉭;氮化鈦;微波退火;功函數
    Metal gate;TiN;TaN;Microwave Annealing;Work Function
    日期: 2013
    上傳時間: 2014-07-01 10:28:51 (UTC+8)
    摘要: 為了改善互補式金氧半電晶體的特性,用來取代n+/p+多晶矽閘極的金屬材料之功函數必須接近矽材料的導帶與價帶。閘極後製(Gate Last)的製程方式巳被提出可抑制在高溫摻雜活化後,所導致的功函數偏移與高介電係數介電層
    的退化。然而,閘極後製卻因製程步驟繁雑,因而導致電路設計與操作範圍限制。因此,如果傳統的閘極先製(Gate
    First)的方式,在摻雜活化的製程中能夠同時抑制功函數偏移與高介電係數介電層的等效氧化層厚度(Effective Oxide Thickness, EOT)增加,那麼閘極先製的方式將
    To improve the performance of complementary metal-oxide-semiconductor (CMOS) devices, it is necessary to use a pair of metals with work functions that are near the conduction-band and
    valence-band edges of silicon to replace conventional n+/p+ poly-Si gat
    顯示於類別:[電子工程學系] 期刊論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    p_i403_0088.pdf37KbAdobe PDF262檢視/開啟


    在CHUR中所有的資料項目都受到原著作權保護.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋