English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 8557/14866 (58%)
造訪人次 : 1406118      線上人數 : 1182
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋
    主頁登入上傳說明關於CHUR管理 到手機版


    請使用永久網址來引用或連結此文件: http://chur.chu.edu.tw/handle/987654321/29694


    題名: 利用類神經網路建構晶圓允收測試電性Vt預測模型
    作者: 李友錚
    Lee, Yu-Cheng
    貢獻者: 科技管理學系
    Technology Management
    關鍵詞: 類神經網路;迴歸分析;倒傳遞類神經網路;逐步選取法。
    日期: 2013
    上傳時間: 2014-06-27 00:35:53 (UTC+8)
    摘要: 晶圓代工是目前台灣半導體製造產業主要的生產方式,晶圓良率的高低是半導體產業能否獲利的重要關鍵指標,近年來半導體生產科技的進步,讓晶圓生產的尺寸增大與數量增多,半導體生產技術的改進,晶圓加工的複雜度隨著製程越精密而且增加,這使得製程參數變得難以掌控,目前大部分的晶圓代工廠仍然是使用統計製程管制的技術來監控製程參數,來提高製程的穩定性和改善製程良率,晶圓允收測試(Wafer Acceptance Test,WAT)測試結果,影響晶圓的良率,因此建立WAT 測試結果中測試電性Vt(Vt 中文稱為起始電壓或臨界電
    顯示於類別:[科技管理學系] 研討會論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    s_m530_0365.pdf61KbAdobe PDF284檢視/開啟


    在CHUR中所有的資料項目都受到原著作權保護.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋